FAQ专区

  • 李翔
    2023-06-27 11:14:30
    EF2L45LG144B如何配置输出IO为漏极开路?有没有类似于QuartusII中的OPNDRN?
    官方回复:

    您好,我们的器件不支持真正的开漏,通常是通过三态关闭 + 外接上拉电阻来模拟开漏模式的,在代码中的写法如:assign o = sel?1'bz:1'b0  

  • wwl
    2023-06-21 09:44:16
    PH1A系列芯片有集成ADC模块吗
    官方回复:

    您好,我们的PH1A内部有集成一个电压和温度测量模块(PVT),但是该模块无外部信号测试入口,不支持测试板上其他信号。

  • 滕亮华
    2023-06-09 17:22:49
    EG4X系列FPGA是否支持通过用户逻辑实现带内升级?
    官方回复:

    您好,该器件是可以支持的,可以用户直接逻辑调用MSPI这几个引脚,使用SPI协议访问FLASH。

  • 钱强
    2023-05-22 17:22:42
    1- 开发板和仿真器如何购买?
    2- 硬件设计最小系统板原理图从哪里下载?
    官方回复:

    您好,对于开发板和下载器的购买我们有多种渠道,对于原厂购买可以通过 代理商渠道购买 销售与经销商-国产FPGA创新者 - 安路科技 (anlogic.com);对于学校教学类开发板可以通过我们的第三方教育板合作方购买:实验板-国产FPGA创新者 - 安路科技 (anlogic.com)


    硬件设计最小系统参考图可以参考:

    image.png

  • 段彦亮
    2023-04-18 17:11:39
    最近看到TD软件官网有更新版本5.6.2,请问具体有哪些方面改进,是否提供下载权限。
    官方回复:

    您好,5.6.2主要是针对我们最近新宣布量产的SF1, PH1A90,PH1A180等器件的更新。如果使用这些器件可以跟相应的销售联系取得下载权限。如果是使用EF2/EG4/EF3等器件,则可以继续使用现有联系软件,无需更新。

  • l刘畅
    2023-03-30 10:59:36
    EF2和dsp协同时数据交换可以做成16位的吗
    官方回复:

    EF2的单个DSP支持最大位宽是18X18,单个DSP可以支持16X16, 在数据位宽大于18后软件也会自动拼接实现。

  • Vapor
    2023-03-29 19:34:38
    错误Design emb exceeds是什么原因?如何解决?
    官方回复:

    该提示指示用户使用ERAM资源数量超出本器件的最大值,用户可以减少ERAM使用数量或者更换规格更大的器件再次编绎。

  • 孙国超
    2023-03-28 16:49:06
    在使用Chipwatcher时遇到错误:GUI-8501.Bit file code doesnot match with chipwatch's。请问这个错误出现的原因是什么?应该如何解决呢?
    官方回复:

    当下载到器件内部的位流与当前chipwatcher对应的工程不匹配时,会跳出上述提示。用户注意是否有在编绎完成后修改过CWC文件的动作;以及注意下载到板上的位流是否是当前对应工程编绎生成的。

400-9268-368