FAQ专区

  • KevinLiu
    2023-07-14 14:18:51
    SF1 RISCV内核的上电启动时间是否可以加快呢? 目前 RISCV 100M时钟下运行上电时间需要200ms,我们希望小于20ms
    官方回复:

    您好,可以通过修改MSPI的加载时钟频率,同时将MSPI设置为X4模式。这样可以将FPGA的加载时间缩短到10-20ms之间。

  • 孙涛
    2023-07-06 11:25:35
    EF2L45LG144B这款FPGA的HSWAPEN引脚是多少脚,手册上没有写明,对程序烧录期间的引脚电平有要求
    官方回复:

    您好,我们的EF2 EF3器件的HSWAPEN不是通过物理引脚设置的,是放在位流的最前面设置生效的,所以该配置需要通过TD软件的property选项设置,如下:

    image.png

  • 林毅
    2023-07-05 17:58:34
    请问EF2的ADC参考电压,在ip generator中如果不勾选,该引脚用做GPIO或者是不接,ADC能否正常工作?
    官方回复:

    您好,如果使用ADC则需要沟选此引脚,且在该引脚的外部接上对应的参考电压,否则ADC是无法正常工作的。

  • wwl
    2023-06-21 09:44:16
    PH1A系列芯片有集成ADC模块吗
    官方回复:

    您好,我们的PH1A内部有集成一个电压和温度测量模块(PVT),但是该模块无外部信号测试入口,不支持测试板上其他信号。

  • 滕亮华
    2023-06-09 17:22:49
    EG4X系列FPGA是否支持通过用户逻辑实现带内升级?
    官方回复:

    您好,该器件是可以支持的,可以用户直接逻辑调用MSPI这几个引脚,使用SPI协议访问FLASH。

  • 钱强
    2023-05-22 17:22:42
    1- 开发板和仿真器如何购买?
    2- 硬件设计最小系统板原理图从哪里下载?
    官方回复:

    您好,对于开发板和下载器的购买我们有多种渠道,对于原厂购买可以通过 代理商渠道购买 销售与经销商-国产FPGA创新者 - 安路科技 (anlogic.com);对于学校教学类开发板可以通过我们的第三方教育板合作方购买:实验板-国产FPGA创新者 - 安路科技 (anlogic.com)


    硬件设计最小系统参考图可以参考:

    image.png

  • 李旭
    2022-12-29 17:10:59
    EG4系列芯片也支持syn_ip_flow的保护功能吗?是否和软件手册一样,在最后一步添加的是 al_map_basic.v?
    官方回复:

    syn_ip_flow的功能不区分具体器件型号,由于软件版本差异可能导致生成的网表不兼容,所以建议添加al_map_basic.v补充网表中的原语

  • 孙学群
    2022-10-24 16:12:55
    使用ef2l45lg144b的ADC模块其中的VREF引脚是不是必选?如果不选,参考电压是多少?ADC0和ADC1能不能公用一个参考?如果能,应该怎么操作?
    官方回复:

    您好,如果使用ADC的话就必须使用外部VREF引脚。ADC0, ADC1的VREF引脚是独立提供的,不能共用一个。

400-9268-368