您好,通常上拉电阻大一点的上拉能力弱,抗干扰性相对差点,但会省电一些,反之亦然,您可以根据实际应用场景,比如周边干扰比较少的话,电阻可以大一点,如果在强干扰的环境下,建议将电阻接小一些,上下拉能力较强,系统抗干扰能力也更强一些。
您好,根据手册描述和软件设置,用户最高可以设置20mA驱动能力,但是要注意SSO要求。
您好, 对于IP的使用文档可以在网站上下载我们相关的IPUG/UG文档参考。其中DDR3的相关文档是UG915, SOFTFIFO的我们暂未上传网站,我们将尽快完成上传,请先参考附件。
IPUG012_Soft_FIFO用户手册_v1.1.pdf
您好,可以打开 安路路径下面 E:\Anlogic\TDXX\arch 下面的xx_macro.v
您好,对于ELF2系列的器件您可以下载一个4.6.6版本的软件,4.6.X系列的软件对于小器件开发更好用。
您好,我们的EF3系列芯片的加载模式是通过位流设置,在TD软件中设置加载模式,然后生成相应的位流,下载到EF3的FLASH中,器件在启动时首先读取FLASH中设置加载模式的部分,然后转到相应的加载模式。
您好,可以通过修改MSPI的加载时钟频率,同时将MSPI设置为X4模式。这样可以将FPGA的加载时间缩短到10-20ms之间。